这是描述信息

新闻中心 NEWS CENTER

资讯分类
门控时钟-实际研究
门控时钟-实际研究
发布时间 : 2014-04-20 15:18:00
门控时钟-实际研究2010年7月3日4bit带使能计数器,包括正沿触发与负沿触发;1.功能仿真:1.电路结构与仿真波形:2.插入带latch的ICG(集成门控):1.综合脚本:2.门控综合结果:3.仿真波形:3.插入不带latch的ICG:1.综合脚本:1.需要查找库中是否存在不带Latch的ICG;2.需要分别选择上升沿触发寄存器和下降沿触发寄存器的对应门控单元;3.脚本:2.综合结果:3.仿真时序图:4.注意点:1.只有上升沿输出的使能(这个使能只要是通一个时钟输出的上升沿信号组合出来的都可以)控制上升沿促发的寄存器才可以插入上升沿类型的ICG;2.只有下降沿输出的使能(这个使能只要是通一个时钟输出的上升沿信号组合出来的都可以)控制下降沿促发的寄存器才可以插入下降沿类型的ICG;3.如果要使用上升沿组合成的使能来门控下降沿的门控或反之,则需要手工例化ICG,或写门控逻辑来门控。4.如果在综合脚本改成下面的脚本,综合会保持,结果会插入带latch结构的ICG;4.插入带latch的分立门控:1.门控综合脚本:2.门控综合结果:3.仿真波形:5.插入不带latch的分立门控:1.综合脚
门控时钟-实际研究2010年7月3日4bit带使能计数器,包括正沿触发与负沿触发;1.功能仿真:1.电路结构与仿真波形:2.插入带latch的ICG(集成门控):1.综合脚本:2.门控综合结果:3.仿真波形:3.插入不带latch的ICG:1.综合脚本:1.需要查找库中是否存在不带Latch的ICG;2.需要分别选择上升沿触发寄存器和下降沿触发寄存器的对应门控单元;3.脚本:2.综合结果:3.仿真时序图:4.注意点:1.只有上升沿输出的使能(这个使能只要是通一个时钟输出的上升沿信号组合出来的都可以)控制上升沿促发的寄存器才可以插入上升沿类型的ICG;2.只有下降沿输出的使能(这个使能只要是通一个时钟输出的上升沿信号组合出来的都可以)控制下降沿促发的寄存器才可以插入下降沿类型的ICG;3.如果要使用上升沿组合成的使能来门控下降沿的门控或反之,则需要手工例化ICG,或写门控逻辑来门控。4.如果在综合脚本改成下面的脚本,综合会保持,结果会插入带latch结构的ICG;4.插入带latch的分立门控:1.门控综合脚本:2.门控综合结果:3.仿真波形:5.插入不带latch的分立门控:1.综合脚
如何保证验证的质量-修订稿
如何保证验证的质量-修订稿
发布时间 : 2014-04-20 15:10:00
2010年2月28日验证是设计质量的保证方式,没有一个设计不经过验证就可以准确运行的。所以验证本身该如何保证质量就显得非常重要了。整个验证工作在形式上主要表现为两方面:1,验证点;2,验证环境(包括测例)验证环境是验证点的载体,是验证点的具体实现。对项目而言,还包括验证的组织工作,验证的组织者是否合格将决定真个项目的验证工作是否能够顺利开展。对验证点而言,它的重点是完备性;对验证环境而言,它的重点
2010年2月28日验证是设计质量的保证方式,没有一个设计不经过验证就可以准确运行的。所以验证本身该如何保证质量就显得非常重要了。整个验证工作在形式上主要表现为两方面:1,验证点;2,验证环境(包括测例)验证环境是验证点的载体,是验证点的具体实现。对项目而言,还包括验证的组织工作,验证的组织者是否合格将决定真个项目的验证工作是否能够顺利开展。对验证点而言,它的重点是完备性;对验证环境而言,它的重点
利用库中信息手算功耗
利用库中信息手算功耗
发布时间 : 2014-04-20 01:59:00
比较两种电路的功耗,一种常用的做法是STA跑出sdf文件,vcs跑出后仿波形,再分别用primepower工具进行功耗分析。对于简单的门级电路,这样的流程显得复杂低效,这时手算功耗可能会更加有用。
比较两种电路的功耗,一种常用的做法是STA跑出sdf文件,vcs跑出后仿波形,再分别用primepower工具进行功耗分析。对于简单的门级电路,这样的流程显得复杂低效,这时手算功耗可能会更加有用。
上一页
1
2
...
4

深圳芯邦科技股份有限公司

地点:深圳市南山区科技中二路深圳软件园二期12栋701、702室

电话:0755-88835998

传真:0755-86338595

邮编:518057

这是描述信息
这是描述信息
这是描述信息

COPYRIGHT(©)2017 深圳芯邦科技股份有限公司 粤ICP备14005068号 网站建设: 中企动力 龙岗